Cadence PSpice Simulator結(jié)合先進(jìn)的模擬和數(shù)?;旌闲盘?hào)仿真技術(shù),提供了一整套完整的數(shù)?;旌碗娐贩抡?、調(diào)試、設(shè)計(jì)、分析等完整解決方案。Allgro PSpice軟件模擬器包括以PSpice軟件技術(shù)為核心,提供快速、準(zhǔn)確的數(shù)?;旌湍K模擬,包括有靈敏度分析、,基于目標(biāo)多參數(shù)優(yōu)化、壓力和可靠性分析以及蒙特卡羅分析等。可以分析參數(shù)間的相互聯(lián)系分析和將仿真數(shù)據(jù)轉(zhuǎn)換成有意義的結(jié)果。與Allegro HDL Design、Allegro PCB eidtor無縫兼容可以顯著減少設(shè)計(jì)時(shí)間,減少不必要的重復(fù)和錯(cuò)誤。
(資料圖片僅供參考)
強(qiáng)大的仿真引擎,提高設(shè)計(jì)可靠性,減少大型設(shè)計(jì)的仿真次數(shù);
進(jìn)行DC、AC、噪聲和傳輸效應(yīng)分析
采用SLPS運(yùn)行系統(tǒng)級(jí)接口測(cè)試
提供約33000個(gè)混和信號(hào)仿真器件庫(kù)
自動(dòng)識(shí)別模擬和數(shù)字信號(hào),應(yīng)用與AD和DA接口
與MATLAB Simulink系統(tǒng)互聯(lián),可以實(shí)現(xiàn)實(shí)際元件的仿真模型與原理圖系統(tǒng)級(jí)接口的互聯(lián)測(cè)試;
通過應(yīng)力分析來確定哪些元件受載過大,或者通過蒙特卡羅分析來觀察元件成品率,進(jìn)而防止電路板出現(xiàn)錯(cuò)誤;
多家廠商模型資源的支持,包含數(shù)學(xué)函數(shù)模型和行為模型等,促進(jìn)了高效的電路仿真;
磁性零件編輯工具可自動(dòng)生成電感器和變壓器數(shù)據(jù),節(jié)約時(shí)間且減少錯(cuò)誤;
仿真器可以自動(dòng)處理數(shù)字模擬信號(hào)之間的連接。
具有仿真速度快、仿真結(jié)果準(zhǔn)確、確保對(duì)大型電路仿真的收斂性。通過集成模擬和事件驅(qū)動(dòng)的數(shù)字仿真來提高速度而不會(huì)降低精度。通過使用直流、交流、噪聲、和瞬態(tài)分析來探索電路行為。具有PSpice-Simulink-Matlab接口軟件模塊來用于測(cè)試實(shí)際電子設(shè)計(jì)的系統(tǒng)級(jí)接口。提供超過33000個(gè)模擬和混合信號(hào)器件模型庫(kù)供設(shè)計(jì)師調(diào)用。PSpice自動(dòng)識(shí)別A-to-D和D-to-A的連接,通過插入接口子電路和供電模塊,對(duì)之進(jìn)行適當(dāng)?shù)奶幚怼S肳hat-if方法理解并探索電路定能和功能的關(guān)系。使用PSpice優(yōu)化器能自動(dòng)最大化優(yōu)化電路性能。使用數(shù)學(xué)表達(dá)式,函數(shù)和行為級(jí)器件來識(shí)別和模擬復(fù)雜電路的功能模塊。使用Smoke分析可以確定哪些組件超負(fù)荷,使用Monte Carlo分析看是否符合可制造性,這些都有助于防止電路板故障。用C / C ++和SystemC編寫的虛擬原型(利用GUI代碼生成的混合信號(hào)系統(tǒng)模型),和用Verilog A編寫的緊湊模型(利用自動(dòng)器件模型合成器的生成),可以很容易地在PSpice環(huán)境中使用。